Tim GARUDA ITB mencapai tahap Final LSI Design Contest di Okinawa Jepang.

Oleh Unit Sumber Daya Informasi

Editor -

Salah satu tim Indonesia berhasil mengulang lagi prestasi tahun lalu dalam mencapai tahap Final LSI Design Contest di Okinawa Jepang. LSI (Large Scale Integration) adalah istilah yang biasa dipakai di Jepang untuk VLSI(Very Large Scale Integration) atau IC (Integrated Circuit) atau Rangkaian Terintegrasi, dalam peralatan elektronika (TV, radio, dsb) atau komputer biasanya berwarna hitam berkaki (pin) banyak. Tim GARUDA ITB dengan anggota mahasiswa Teknik Elektro ITB: Nursani Rahmatullah, Erwid Muh. Jadied, Sigit Hartono memperoleh kesempatan mempresentasikan rancangan (design) chip mereka pada tahap final LSI Design Contest 2004 hari Jum'at tanggal 5 Maret 2004 di Okinawa Industry Support Center, Kota Naha, Okinawa, Jepang. Tim Garuda ITB akan bertarung dengan sebelas tim dari Korea dan Jepang. Selain Tim Garuda ada Tim Lonely Universitas Ryukyu dengan anggota tunggal Sulistiyo, mahasiswa master tingkat pertama dari Universitas Ryukyu Jepang. Sulistiyo adalah lulusan Teknik Elektro ITB angkatan 1998. Rincian acara dapat dilihat di http://www.ie.u-ryukyu.ac.jp/~wada/design04/conference.html Topik perancangan tahun ini adalah bagian terpenting dari Kripto Prosesor AES Rijndael, yaitu bagian yang menghitung Subbyte - invers dari Bilangan Hingga dua pangkat delapan, invers Galois Field dua pangkat delapan. AES (Advance Encryption Standard) adalah standar kripto pengganti DES (Data Encryption Standard). Bagian penting ini termasuk bagian paling besar dalam chip kripto AES dan paling lama eksekusinya sewaktu enkripsi (menyandi) dan juga pada waktu dekripsi (membuka sandi). Optimasi luas dan waktu eksekusi menjadi masalah matematik yang sangat menarik dan membutuhkan keuletan serta kreativitas perancang dan pengetahuan arsitektur chip. Silahkan melihat spesifikasi rinci di http://www.ie.u-ryukyu.ac.jp/~wada/design04/spec_e.html Topik ini juga menjadi tugas project perancangan besar pada kuliah EL4015 Perancangan Sistem VLSI dan EM6021 Perancangan VLSI Lanjut di Teknik Elektro ITB pada semester yang lalu. Peserta kedua kuliah tersebut sangat dianjurkan mengirimkan rancangannya ke LSI Design Contest 2004. Sebagian laporan hasil perancangan "Bagian Subbyte Prosesor Kripto AES Rijndael" dari peserta Kuliah EL4015 dan EM6021 yang memasukkan karyanya ke LSI Design Contest 2004 dapat dilihat di http://ic.vlsi.itb.ac.id/~ssarwono/EM6021/LSI_Design_Contest_2004 Bahan dan makalah penunjang untuk dapat memahami cara implementasi Matematika Hingga (Finite Field, Galois Field untuk Kripto) pada chip (perangkat keras, hardware) yang sangat menawan dapat dilihat di http://ic.vlsi.itb.ac.id/~ssarwono/EM6021 Dosen pembimbing Sarwono Sutikno serta Mahmud Galela yakin tentang kreativitas dan kemampuan tim GARUDA ITB, tetapi belum yakin dengan hasil implementasi chip dan pengukurannya. Tahun lalu tim C99-ITB masuk final dengan nilai perancangan dan kreativitas unggul dari tim lain tapi mereka kalah dalam segi implementasi dan pengukuran di rangkaian terintegrasi FPGA (Field Programmable Gate Array) atau standard cell. Walaupun di Laboratorium Elektronika Teknik Elektro ITB ada lebih dari sepuluh PC Compaq Pentium III dan satu Proliant ML370 dengan memory 1GB, dosen pembimbing tidak dapat membantu tim Garuda selain menggunakan perangkat lunak perancangan dan sintesis chip keluaran tahun 1990-an. Sekarang kedua pembimbing sedang mencari peluang untuk mendapatkan perangkat lunak untuk implementasi ke FPGA Xilinx dan perangkat kerasnya (ISE v6.1i, ChipScope dan Xilinx Multimedia Development Board) untuk menyempurnakan implementasi rancangan dan pengukuran sebelum presentasi final di Okinawa Jepang. Kirimkan dukungan ke ssarwono@ieee.org dan mgalela@vlsi.itb.ac.id

scan for download